★基于FPGA的通信基础链路开发项目汇集目录
目录
1.各类同步环——costas环/平方环/gardner环
2.单独调制解调系统
3.基于FPGA的通信链路,包含调制解调,信道,误码统计等
4.基于FPGA的通信链路,包含帧同步,调制解调,信道,误码统计等
5.基于FPGA的通信链路,包含卷积编译码,帧同步,调制解调,信道,误码统计等
6.OFDM相关小项目
1.各类同步环——costas环/平方环/gardner环
以下课题是通信中常用的同步环,包括costas环,平方环,gardner环等。
1.基于FPGA的BPSK调制解调通信系统verilog实现,包含testbench,包含载波同步
2.基于FPGA的costas环载波同步verilog实现,包含testbench,可以修改频偏大小
3.基于FPGA的gardner环定时同步实现,含testbench测试程序
4.基于FPGA的BPSK数字平方环载波同步verilog实现,包含testbench
以下是costas环的改进版本
5.基于FPGA的BPSK+costas环实现,包含testbench,高斯信道,误码统计,可设置SNR
6.【硬件测试】基于FPGA的BPSK+costas环系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
7.基于FPGA的BPSK+costas环实现,包含testbench,分析不同信噪比对costas环性能影响
---------------------------------
8.基于FPGA的全数字OQPSK调制解调器,包括成形滤波器、NCO模型、costas载波恢复
2.单独调制解调系统
以下课题实现了各种不同类型的调制解调系统,所有系统包含调制解调。
1.基于FPGA的BPSK调制解调通信系统verilog实现,包含testbench,不包含载波同步
2.基于FPGA的QPSK调制解调通信系统verilog实现,包含testbench,不包含载波同步
3.基于FPGA的16QAM调制解调通信系统verilog实现,包含testbench,不包含载波同步
4.基于FPGA的DQPSK调制解调通信系统verilog实现,包含testbench,不包含载波同步
5.基于FPGA的64QAM调制解调通信系统verilog实现,包含testbench,不包含载波同步
6.基于FPGA的256QAM调制信号产生模块verilog实现,包含testbench
7.基于FPGA的1024QAM调制信号产生模块verilog实现,包含testbench
8.基于FPGA的QPSK软解调verilog实现,含testbench和MATLAB辅助验证程序
9.基于FPGA的16QAM软解调verilog实现,含testbench
10.基于FPGA的4FSK调制解调系统verilog实现,包含testbench测试文件
11.基于FPGA的8FSK调制解调系统verilog实现,包含testbench测试文件
12.基于FPGA的2ASK调制解调系统verilog实现,包含testbench测试文件
13.基于FPGA的4ASK调制解调系统verilog实现,包含testbench测试文件
14.基于FPGA的8ASK调制解调系统verilog实现,包含testbench测试文件
15.基于FPGA的8PSK调制解调系统verilog实现
16.在ISE平台下使用verilog开发基于FPGA的GMSK调制器
17.基于FPGA的16QAM调制器verilog实现,包括testbench,并通过MATLAB显示FPGA输出信号的星座图
3.基于FPGA的通信链路,包含调制解调,信道,误码统计等
以下课题实现了各种不同类型的调制解调系统,所有系统包含调制解调,信道模块,误码统计模块,可以配置SNR。
1.基于FPGA的MSK调制解调系统verilog开发,包含testbench,同步模块,高斯信道模拟模块,误码率统计模块
2.【硬件测试】基于FPGA的MSK调制解调系统系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
3.基于FPGA的QPSK调制+软解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
4.【硬件测试】基于FPGA的QPSK调制+软解调系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
5.基于FPGA的16QAM调制+软解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
6.【硬件测试】基于FPGA的16QAM调制+软解调系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
7.基于FPGA的4FSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
8.【硬件测试】基于FPGA的4FSK调制解调通信系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
9.基于FPGA的4ASK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
10.【硬件测试】基于FPGA的4ASK调制解调通信系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
11.基于FPGA的1024QAM基带通信系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
12.【硬件测试】基于FPGA的1024QAM基带通信系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
13.基于FPGA的256QAM基带通信系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
14.【硬件测试】基于FPGA的256QAM基带通信系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
15.基于FPGA的64QAM基带通信系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
16.【硬件测试】基于FPGA的64QAM基带通信系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
17.基于FPGA的16QAM基带通信系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
18.【硬件测试】基于FPGA的16QAM基带通信系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
19.基于FPGA的16PSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
20.【硬件测试】基于FPGA的16psk调制解调系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
21.基于FPGA的8PSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
22.【硬件测试】基于FPGA的8PSK调制解调系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
23.基于FPGA的QPSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
24.【硬件测试】基于FPGA的QPSK调制解调系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
25.基于FPGA的2FSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
26.【硬件测试】基于FPGA的2FSK调制解调系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
27.基于FPGA的2ASK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
28.【硬件测试】基于FPGA的2ASK调制解调系统开发与硬件片内测试,包含信道模块,误码统计模块,可设置SNR
4.基于FPGA的通信链路,包含帧同步,调制解调,信道,误码统计等
以下课题为前一节课题的功能升级,所有系统包含帧同步模块,信道模块,误码统计模块,可以配置SNR。
1.基于FPGA的64QAM+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
2.【硬件测试】基于FPGA的64QAM+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
3.基于FPGA的16QAM软解调+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
4.【硬件测试】基于FPGA的16QAM软解调+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
5.基于FPGA的16QAM+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
6.【硬件测试】基于FPGA的16QAM+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
7.基于FPGA的16PSK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
8.【硬件测试】基于FPGA的16PSK+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
9.基于FPGA的8PSK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
10.【硬件测试】基于FPGA的8PSK+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
11.基于FPGA的4FSK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
12.【硬件测试】基于FPGA的4FSK+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
13.基于FPGA的4ASK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
14.【硬件测试】基于FPGA的4ASK+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
15.基于FPGA的QPSK软解调+帧同步系统开发,包含testbench,高斯信道,误码统计,可设置SNR
16.【硬件测试】基于FPGA的QPSK软解调+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
17.基于FPGA的QPSK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
18.【硬件测试】基于FPGA的QPSK+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
19.基于FPGA的BPSK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
20.【硬件测试】基于FPGA的BPSK+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
21.基于FPGA的2FSK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
22.【硬件测试】基于FPGA的2FSK+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
23.基于FPGA的2ASK+帧同步系统verilog开发,包含testbench,高斯信道,误码统计,可设置SNR
24.【硬件测试】基于FPGA的2ASK+帧同步系统开发与硬件片内测试,包含高斯信道,误码统计,可设置SNR
5.基于FPGA的通信链路,包含卷积编译码,帧同步,调制解调,信道,误码统计等
以下课题为前一节课题的功能升级,所有系统包含帧同步模块,卷积编码和Viterbi译码模块,信道模块,误码统计模块,可以配置SNR。
1.基于FPGA的64QAM+卷积编码Viterbi译码通信系统,包含帧同步,信道,误码统计,可设置SNR
2.【硬件测试】基于FPGA的64QAM+卷积编码Viterbi译码硬件片内测试,包含帧同步,信道,误码统计,可设置SNR
3.基于FPGA的16PSK+卷积编码Viterbi译码通信系统,包含帧同步,信道,误码统计,可设置SNR
4.【硬件测试】基于FPGA的16PSK+卷积编码Viterbi译码硬件片内测试,包含帧同步,信道,误码统计,可设置SNR
5.基于FPGA的8PSK+卷积编码Viterbi译码通信系统,包含帧同步,信道,误码统计,可设置SNR
6.【硬件测试】基于FPGA的8PSK+卷积编码Viterbi译码硬件片内测试,包含帧同步,信道,误码统计,可设置SNR
7.基于FPGA的16QAM软解调+卷积编码Viterbi译码通信系统,包含帧同步,信道,误码统计,可设置SNR
8.【硬件测试】基于FPGA的16QAM软解调+卷积编码Viterbi译码系统开发,包含帧同步,信道,误码统计,可设置SNR
9.基于FPGA的16QAM+卷积编码Viterbi译码通信系统开发,包含帧同步,高斯信道,误码统计,可设置SNR
10.【硬件测试】基于FPGA的16QAM+卷积编码Viterbi译码系统开发,包含帧同步,信道,误码统计,可设置SNR
11.基于FPGA的QPSK软解调+卷积编码Viterbi译码通信系统开发,包含帧同步,信道,误码统计,可设置SNR
12.【硬件测试】基于FPGA的QPSK软解调+卷积编码Viterbi译码系统开发,包含帧同步,信道,误码统计,可设置SNR
13.基于FPGA的QPSK+卷积编码Viterbi译码通信系统开发,包含帧同步,高斯信道,误码统计,可设置SNR
14.【硬件测试】基于FPGA的QPSK+卷积编码Viterbi译码系统开发,包含帧同步,信道,误码统计,可设置SNR
15.基于FPGA的BPSK+卷积编码Viterbi译码通信系统开发,包含帧同步,高斯信道,误码统计,可设置SNR
16.【硬件测试】基于FPGA的BPSK+卷积编码Viterbi译码系统开发,包含帧同步,信道,误码统计,可设置SNR
6.OFDM相关小项目
以下是OFDM相关的课题
1.基于FPGA的OFDM调制解调系统verilog实现,包括IFFT,FFT以及成型滤波器,包含testbench
2.基于FPGA的GFDM调制解调系统verilog实现,包含testbench仿真测试文件
3.基于FPGA的OFDM系统中降PAPR技术的实现,包含testbench测试文件和MATLAB辅助测试
4.基于FPGA的OFDM系统verilog实现,包括IFFT,FFT,成型滤波以及加CP去CP,包含testbench