当前位置: 首页 > news >正文

FPGA设计中时间单位科普

FPGA设计中时间单位主要有秒s,毫秒ms,微秒us,纳秒ns,皮秒ps,

使用秒s作为单位时一定要谨慎,因为秒s对于FPGA来说是一个很大的单位。FPGA的时钟周期通常是20ns左右,1秒意味着需要等待50000000个时钟周期。无论是前仿还是后仿,这都将是灾难级的设计。

毫秒ms,通常用于FPGA复位结束后控制外部芯片进行上电。一般是10ms或者20ms,很少有100ms或者200ms这么使用。

微秒us,通常用于FPGA内部计时功能,计时当量一般为1us。

纳秒ns,通常用于FPGA内部时钟周期定义,又或者用于时序约束中。

皮秒ps,一般不用。

相关文章:

  • VS Code使用过程记录
  • Redisson 分布式锁原理
  • MCP(1)
  • 深入解析 Redis 原理:架构、数据结构与高效存储
  • 动态规划(6.不同路径II)
  • Binder机制源码分析
  • 蓝桥杯关于字符串的算法题目(leetcode回文串的判断问题)
  • 【队列】循环顺序队列和链式队列
  • 传感器研习社:臭味传感器(Odorant Sensor)
  • 【论文阅读】Contrastive Clustering Learning for Multi-Behavior Recommendation
  • Java的表达式自动类型提升
  • Netty中的直接内存是怎么回事?
  • 【leetcode hot 100 78】子集
  • companion object和object 从kotlin转java分析
  • lua实现面向对象(封装/继承/多态)
  • AI大白话(三):深度学习——AI的‘大脑‘是如何构建的?
  • 批量将 PPT 转换为PDF/XPS/JPG图片等其它格式
  • 【IROS 2025】CMU提出路径规划器PIPE:机器人探索效率提升14.6%,地图准确率提高9.3%!
  • 《真·出师表》
  • 剑指 Offer II 112. 最长递增路径
  • 欧盟就逐步放松对叙利亚制裁达成一致
  • 全国首例闭环脊髓神经接口手术在浙江完成,截瘫患者实现自主行走
  • 赣州蓉江新区党工委原书记王凌主动交代问题,正接受审查调查
  • 上海普陀:原则同意将工业河更名为同济湾河
  • 不止是生态优势,“浙江绿谷”丽水有活力
  • 上海将完善隔代照料支持措施:建设老幼共享设施、提高科学育儿指导力度