基于LMK04828的跨板级联时钟同步
目录
简介
芯片介绍及不确定香味产生原因分析
LMK04828芯片简介
分频器相位的不确定性
锁相环相位不确定性
跨板级联时钟同步原理
验证系统架构
结论
简介
LMK04828是一款高性能的内部包含双PLL(锁相环)、双VCO(压控振荡器)、低抖动的时钟芯片,可应用于JESD204B时钟产生、数据转换器时钟、相控阵参考分配等领域。PLL2(第二级锁相环)的14个输出时钟既可以配置为驱动7组JESD204B高速数据转换器时钟,又可以单独配置为高性能输出时钟,每条通道均支持不同电平标准设置,支持独立延时调整。这些特性使LMK04828广泛应用于各种复杂项目中。在快速发展的电子技术领域,精确的时钟网络同步对于确保数据采样一致性及系统可靠性至关重要,特别是在复杂电子系统中,如高速通信设备、相控阵雷达、精密测量仪等多板卡多通道高速采样系统。时钟跨板卡级联时的同步性能会直接影响后端数据处理准确度及系统整体性能。
为适配多板卡多通道且满足高速JESD204B同步采样需求场景,本文首先分析了不确定相位产生原因以及跨板级联时钟原理,紧接着以LMK04828搭建跨板卡级联时钟同步验证平台,并给出了配置约束及同步流程,最后通过上板实测验证了测试结果与理论相一致,说明同步方案切实可行且跨板级联时钟输出相位确定。