PLLIP核
。1 号红色框内的速度等级代表着设备的速度
等级,保存默认就好;2 号红色框内设置输入频率;3 号红色框选择 PLL 的工作模式。我们
开发板用的晶振是 50MHz 的,故在 2 号红色框内我们填写 50MHz;我们在 3 号红色框内选正
常模式。
PLL 的 4 中工作模式:
In normal mode(正常模式):PLL 反馈路径源是全局或局域时钟网络,可以最小化时
钟类型和指定 PLL 寄存器的时钟延时,还可以指定补偿的 PLL 输出。
In source-synchronous compensation mode(源同步模式):数据和时钟信号同时到
达输入引脚。从引脚到 I/O 输入寄存器之间的时钟延时与从引脚到 I/O 输入寄存器之间的
数据延时匹配,信号可以确保在任何输入/输出使能寄存器的时钟和数据端口有相同的相位
关系。
In zero delay buffer mode(零延时缓存模式) : PLL 反馈路径限制在专用 PLL 外
部输出引脚上。片外驱动的 PLL 反馈路径与时钟输入是相位对齐的,且时钟输入和外部时钟
输出之间的延时最小。
Witch no compensation(外部反馈模式): PLL 补偿到 PLL 的反馈输入,这样可以最
小化输入时钟和反馈时钟引脚之间的延时。
如果需要修改 IP 核的话,点击在 Quartus
II 软件的菜单栏中找到【Tools】→【MegaWizard Plug-In Manager】按钮并点击打开,这
次我们选择第二个选项,如下图所示。
