当前位置: 首页 > news >正文

ADC选型设计

1、最大摆伏FSR: 0 ~ 4.096V,一般Vref要等于FSR
2、最大频率:根据奈奎斯特采样定理大于2倍的信号频率才够还原信号,所以选择20/50倍更好,
3、最小精度,对于一给定模拟输入,实际数字输出与理论预期输出之间的误差
4、分辨率为满刻度电压值(通常为参考电压值)与刻度数的比值,即Resolution = Vref/2^n
5、信噪比SNR,只考虑量化误差时,SNR=6.02N+1.76dB
6、采样时间,将外部信号采集到保持器中
7、转换时间,将保持器中的信号进行量化
8、吞吐率/转换速率/采样率等于采样时间加转换时间,即ADC内部模数转化的速率,
9、LSB,刻度数的一格
10、量化误差,用数字量表示模拟量所引起的误差;分辨率越高,量化误差越小;
11、有效位数ENOB,不仅仅考虑量化误差,且考虑包含谐波失真等影响的非理想情况的信噪比下反推出来的位数
12、传输方式,差分(两根线,抗共模干扰能力强),单端(简单,地为零信号,抗共模干扰能力弱)
13、模拟输入钳位保护
14、抗混叠模拟滤波器
15、微分线性误差
16、积分线性误差
17、偏移误差
18、增益误差

设计的流程:
1、根据信号最小分辨率的需求确定出ADC的位数,即选择ADC(根据传输速率选择ADC架构,比如SAR架构,还有速率慢的Pipeline型,Sigma-delta型);
2、根据ADC选择外部电容的值(经验值一般外部的滤波电容为20倍的内部采样保持电容,为了性能可以选择高规格的电容,比如C0G);
3、根据滤波电容的值及ADC本身的采样时间计算出滤波电阻的值(电阻值根据RC时间常数计算);
4、根据滤波电容、电阻的值计算出运放的增益带宽积GBWP(运放的带宽一般是RC滤波的带宽的4倍),然后进一步的验证看运放的稳定性会不会有什么影响;

http://www.dtcms.com/a/288346.html

相关文章:

  • SpringBoot项目打包加部署方案
  • Datawhale 7月学习
  • SCSAI工业智能体的核心特征
  • Xss-labs 1-8以及利用python自动sq8注入
  • linux cpu频率和AVS调压等级
  • 板子 5.29--7.19
  • 函数式编程和命令式编程
  • Python爬虫实战:研究psd-tools库相关技术
  • UI 程序退出卡顿问题分析:从真实案例深入理解退出清理路径负载问题
  • 【工具变量】地级市城市包容性绿色增长数据(2011-2023年)
  • vue3使用KeepAlive组件及一些注意事项
  • [spring6: Advice Advisor Advised]-快速理解
  • 基于深度学习的火灾智能检测系统设计与实现
  • 零基础学习性能测试第二章-linux服务器监控:网络iftop
  • HTTP与HTTPS技术细节及TLS密钥交换与证书校验全流程
  • 马走日题解
  • LeetCode Hot100【7. 整数反转】
  • MyBatis动态SQL全解析:五大核心标签实战指南
  • [每日随题11] 贪心 - 数学 - 区间DP
  • 路由器内部电子元器件详解
  • C++数据结构————二叉树
  • 模电基础-电压和电阻
  • RISC采用的3种流水技术的功能和区别分析
  • 【官方】OneCode 3.0 核心技术白皮书:注解驱动、可视编码与 AI 融合
  • 相角补偿全通滤波器设计:相位均衡(0~350Hz,15°超前)
  • 关于如何同步开发板的时间和现在一样:
  • MyBatis分页神器PageHelper深度解析
  • 【深度学习-Day 38】破解深度网络退化之谜:残差网络(ResNet)核心原理与实战
  • openmv小车追小球
  • 如何设计一个软件项目管理系统:架构设计合集(六)