当前位置: 首页 > news >正文

01硬件原理图

一、硬件设计关键信息

原理图概要:

1. 核心板:上电时序控制,DDR3,Flash。

2. 底板:以太网,USB,IO,AD9361,射频链路等。

设计Xlinx的原理图和PCB设计需要的文档:

1、Packaging and Pinout

封装和引脚

2、PCB Design Guide

PCB设计

3、DC and AC Switching Character

直流和交流特电气特性

4、Overview

硬件信息和资源

Xlink的芯片命名规则

XC7K325T-2FFG900C

  • XC → FPGA,标准产品系列

  • 7K → 7 系列,Kintex 系列

  • 325 → 中等容量,约 325K 逻辑单元

  • T → 带高速串行收发器(GTX)

  • -2 → 中速等级

  • FFG900 → BGA 封装,900 引脚

  • C → 商用温度范围(0°C ~ 85°C)

Xlinx的IO功能命名规则:

IO_LXXY_#/IO_XX#:

IO表示用户IO引脚

L表示差分对

XX表示特定Bank的名字,Y代表P或者N,#代表所属的BANK;

多功能引脚MRCC,SRCC

FPGA的BNAK是什么?

1、一组物理位置和特性相近的IO的总称

2、同一BANK的电压基准是一致的

3、提高复杂系统的兼容性和灵活性

FPGA的电源

FPGA的不同的BANK有着不同的电源基准,对于PS端也有对应的电源。

FPGA的上电时序:

PS上电顺序: V ccpint,Vccpaux,Vccpll ,然后 PS VCCO VCC_MIO0,VCC_MIO1
PL上电顺序: Vccint,Vccbram,Vccaux,Vccaux
PL和 PS 属于单独的供电系统,因此上电先后顺序不受影响。

对于引脚,Xlinx有对应的文件可供下载。

Package Files

检查原理图设计问题。

http://www.dtcms.com/a/174408.html

相关文章:

  • API 开发实战:基于京东开放平台的实时商品数据采集接口实现
  • 【C/C++】new关键字解析
  • 探索开源大模型体系:当今AI的引领者
  • ActiveMQ 安全机制与企业级实践(二)
  • 计算广告-广告智能出价原理-出价的数学建模
  • 连锁企业筹建流程效能提升方案:日事清在标准化进度管控中的落地应用​
  • SSTI学习
  • 学习人工智能开发的详细指南
  • 处理 Clickhouse 内存溢出
  • react naive 网络框架源码解析
  • javascript:void(0) 是一个常见的 JavaScript 伪协议
  • 深入解析代理服务器:原理、应用与实战配置指南
  • 修复CosyVoice中的ModuleNotFoundError: No module named ‘diffusers.models.lora‘记录
  • 【Python 文件I/O】
  • 【应用密码学】实验四 公钥密码1——数学基础
  • 岳冉RFID手持式读写器专业研发+模块定制双驱动
  • 单应性估计
  • 思科 SNS 3600 系列
  • 线性回归评价标准
  • Beyond Compare 5破解
  • 面试常问系列(一)-神经网络参数初始化-之-softmax
  • 第二章 Logback的架构(二)
  • [250504] Moonshot AI 发布 Kimi-Audio:开源通用音频大模型,驱动多模态 AI 新浪潮
  • Adobe卸载清理工具Creative Cloud Cleaner Tool下载
  • 学习Python的第二天之网络爬虫
  • 各国健康指标数据查询
  • P48-56 应用游戏标签
  • PCIe控制逻辑介绍(一)
  • GitHub中多个PR时,如何协同合并和管理
  • 【计算机网络】TCP为什么可靠?解决了哪些问题?