JESD204B 探究
JESD204B协议是高速串行接口标准,主要用于ADC/DAC与逻辑器件(如FPGA)之间的数据传输。以下为综合解析:
一、协议概述
- 核心作用
通过高速SERDES技术实现数模转换器与逻辑器件间的高效数据传输,支持多通道同步和确定性延迟,适用于GB级吞吐量场景23。 - 版本演进
- JESD204A:早期版本,不支持多通道同步对齐。
- JESD204B:新增子类划分(0/1/2),支持确定性延迟,最高速率可达12.5Gbps。
- JESD204C:移除SYNC信号,仅支持子类1,通过SYSREF和LEMC同步,效率进一步提升。
二、协议分层结构
- 物理层
采用CML电平标准,基于SERDES技术实现串行化/解串行化,无需随路时钟(依赖CDR恢复时钟)。 - 链路层
负责链路建立、数据组帧(添加控制位)及8B/10B编码,支持信道对齐与同步。 - 传输层
将采样数据映射为帧结构,以半字节(4bit)为单位传输,支持多通道对齐。 - 应用层
用户配置接口,定义数据解析规则(非协议标准层)。
三、关键参数与组帧
- 核心参数