当前位置: 首页 > news >正文

FPGA静态功耗

FPGA静态功耗
一、描述
FPGA的静态功耗指的是在不进行任何切换或者逻辑操作的时候消耗的功率。也就是说,FPGA
没有允许任何逻辑电路,只要上电,它仍然会消耗一定的功率。这个就是所谓的静态功耗。

二、静态功耗
1.漏电流
CMOS工艺下的晶体管在关闭状态也会有很小的电流通过。
随着工艺变小,28nm,16nm,7nm,漏电流占总功耗的比例上升,这里是比例上升哈,不是功耗数量本身。
2.偏置电路功耗
FPGA内部的很多电路始终保持活动的比如始终缓冲这部分,还有电源偏置。
3.配置电路的功耗
FPGA的配置存储器保持配置的时候会消耗一定的功率
4.电压的调节和参考电路的消耗
PLL锁相环,参考电压生成模块,这个在上电后就会消耗电能。

三、影响静态功耗的因素
1.工艺节点
工艺节点(Process Node)对漏电流大小有显著影响。随着工艺节点的不断缩小(例如从90nm → 65nm → 40nm → 28nm → 7nm),漏电流(Leakage Current)逐渐成为芯片静态功耗的主要来源。
工艺节点缩小,晶体管虽然尺寸变小,性能上升,但是单位面试的漏电流变得更大。工艺节点缩小,MOS管的栅极氧化层变得非常薄,这个会硬气隧穿效应,电子可以穿透氧化层,从而形成栅漏电流。
工艺节点缩小,这个使得阈值电压也降低了。
工艺节点变小,晶体管对电场控制力变弱,电子可能穿过栅极控制区,形成漏电流。

2.温度的影响
温度升高会增加漏电流的升高,静态功耗随之上升

3.电压越高,静态功耗越大
 
4.FPGA器件
不同的厂家的器件,功耗不一样

四、如何降低FPGA静态功耗
1.选择低功耗系列的FPGA芯片
2.降低工作电压,使用比较低的核心电压
3.优化封装和散热
4.关掉不使用区域的供电
5.省电模式或者睡眠模式

五、电压对静态功耗的影响
核心电压越高,静态功耗越大。特便是漏电流随着电压的增加会指数增长。

六、温度对静态功耗的影响
 

http://www.dtcms.com/a/238488.html

相关文章:

  • 【FPGA开发】DDS信号发生器设计
  • 【动态规划】子序列问题(二)
  • Python安装使用教程
  • 国家奖学金答辩PPT+文稿
  • 第三章 内存
  • AUTOSAR实战教程--DoIP_01_配置项解释
  • 在VSCode中使用Ultralytics扩展
  • vscode 配置 latex
  • 港理工:LLM推理与推荐能力集成
  • 机器学习 [白板推导](四)[降维]
  • 计数排序_桶排序
  • hot100 -- 10.回溯系列
  • 电流舵DAC设计(二)
  • Vue-Leaflet地图组件开发(三)地图控件与高级样式设计
  • Python学习——排序
  • Java严格模式withResolverStyle解析日期错误及解决方案
  • AI架构师修炼之道
  • 深入解析Java21核心新特性(虚拟线程,分代 ZGC,记录模式模式匹配增强)
  • 指针的使用——字符、字符串、字符串数组(char*)
  • Cesium快速入门到精通系列教程八:时间系统
  • Razor编程RenderXXX相关方法大全
  • ChatterBox - 轻巧快速的语音克隆与文本转语音模型,支持情感控制 支持50系显卡 一键整合包下载
  • Cilium动手实验室: 精通之旅---13.Cilium LoadBalancer IPAM and L2 Service Announcement
  • 异步跟栈 webpack
  • 【Elasticsearch】映射:fielddata 详解
  • Linux云原生架构:从内核到分布式系统的进化之路
  • 深入解析 Qwen3-Embedding 的模型融合技术:球面线性插值(Slerp)的应用
  • 信息收集:从图像元数据(隐藏信息收集)到用户身份的揭秘 --- 7000
  • 第1课、LangChain 介绍
  • 风控系统中常用的概念和架构学习