当前位置: 首页 > news >正文

嵌入式硬件中运放内部底层分析

先继续把我们学过的运放总结一下,然后我们开始大项目好吧。好的,那么, 第一步我们需要理解运放的设计思路是吧。运放主要放大的是小信号是吧。所谓小信号,就是幅值相对很低,内阻一般偏大。然后,运放是放大的输入信号的幅值差是吧。这样做的目的是为了设计电路更加简单是吧。因此,我们需要利用小电流,高内阻的方案,来使得输出是很大的幅值信号是吧。当我们运放内部的高内阻定下来后,我们就需要调节电流的变化,使得变化的电流在高内阻上产生变话的高幅值的电压输出是吧。好的,那么接下来我们就需设计这么一个变化的小电流信号是吧。这个小电流信号肯定需要与输入信号发生关系是吧。很明显,输入信号的幅值低 除以一个内阻后,得到的电流信号也小是吧。这样的话 我们就可以把输入信号的电压幅值转化为电流信号是吧。所以,整个运放的设计思路是先把输入的微小电压信号转化为电流信号,然后再让电流信号通过一个高的内阻, 产生一个比较大的输出电压幅值的信号。

那么,又问了 ,为什么输入信号产生的电流信号要小呢?难道不可以输入信号产生一个大的电流信号啊。为什么呢?一个是损耗大

http://www.dtcms.com/a/315939.html

相关文章:

  • Java、Android及计算机基础面试题总结
  • Salesforce Hub-Spoke 架构介绍
  • LoRa基站和网关的区别
  • C++-特殊类设计
  • 学习游戏制作记录(将各种属性应用于战斗以及实体的死亡)8.5
  • 生物医药科研革命:深度解析协同实验记录如何重塑新药研发全流程
  • 应急响应实验复现
  • 浅谈 NUMA 与 MySQL
  • MySQL 在麒麟系统上部署使用 + DBeaver 远程连接 + SQL 数据导入完整流程
  • 华为云代理商的作用与价值解析
  • 嵌套路由配置(React-Router5)
  • Android原生项目集成Flutter模块极简指南
  • 使用buildx构建镜像
  • 若依前后端分离版学习笔记(五)——Spring Boot简介与Spring Security
  • [驱动开发篇] Can通信进阶 --- CanFD 的三次采样
  • Chisel芯片开发入门系列 -- 18. CPU芯片开发和解释8(流水线架构的代码级理解)
  • 深度学习-卷积神经网络CNN-填充与步幅
  • AR文旅新纪元:从黄姚古镇到秦始皇陵,虚实共生的沉浸式体验革命
  • 华为云云产品的发展趋势:技术创新驱动数字化未来
  • 基于Docker的RabbitMQ运行参数设置
  • 基于华为开发者空间的Open WebUI数据分析与可视化实战
  • 光伏清洗机器人是什么?艾利特协作机器人如何重塑新能源运维效率
  • 【18】C实战篇——C语言 文件读写【fputc、fgetc、fputs、fgets】
  • FPGA学习笔记——简易的DDS信号发生器
  • 力扣106:从中序与后序遍历序列构造二叉树
  • Android 之 Kotlin 和 MVVM 架构的 Android 登录示例
  • 宝塔(免费版9.2.0)的docker拉取仓库失败的加速方法
  • 数据挖掘,到底是在挖掘什么?
  • 27-数据仓库与Apache Hive-2
  • 26-数据仓库与Apache Hive