MCU ADC硬件设计注意事项
ADC供电要求
VDDA为ADC的模拟供电引脚, VDDA上的噪声有可能影响到ADC的精度, 因此建议在设计电路时对VDDA引脚谨慎处理,
如条件允许, 推荐采用单独的线性稳压器(LDO) 对VDDA供电, 以降低开关电源的噪声对模拟电路的影响;
另外, 对于高精度采样,推荐使用电源纹波抑制比(PSRR) 更高的LDO(通常推荐大于70dB@1KHz) , LDO靠近VDDA位置放置, 并在尽可能靠近VDDA引脚的位置, 放置1个高品质、 低ESR的小容值陶瓷电容(通常推荐10nF) 以过滤高频噪声, 和一个大容值电容(通常推荐4.7uF) 用于过滤低频噪声;
如果出于种种因素没有条件实现使用单独的LDO线性稳压器对VDDA供电,可以采用次选方案:
VDDA应当通过磁珠单点连接到MCU的3.3V DCDC供电电源, 并在尽可能靠近VDDA引脚的位置,放置1个高品质、 低ESR的小容值陶瓷电容(通常推荐10nF) 以过滤高频噪声, 和一个大容值电容(通常推荐4.7uF) 用于过滤低频噪声。
VDDA供电的次选方案对电源噪声相比推荐方案稍敏感, 但是用到的电源器件较为节省(节省一