当前位置: 首页 > news >正文

XCZU7EG‑L1FFVC1156I 赛灵思XilinxFPGA ZynqUltraScale+ MPSoC EG

XCZU7EG‑L1FFVC1156I 是 Xilinx( AMD)Zynq UltraScale+ MPSoC EG 系列中,集成了多核处理系统(PS)与可编程逻辑(PL)于一芯片

异构多核处理系统

应用处理器单元 (APU):四核 Arm® Cortex®‑A53 MPCore™,最高 1.5 GHz,支持 L1/L2 缓存与 ECC,提供强劲的通用计算能力;

实时处理单元 (RPU):双核 Arm® Cortex®‑R5F,最高 600 MHz,具备低延迟中断与硬实时特性;

图形处理单元 (GPU):Arm Mali™‑400 MP2,最高 667 MHz,可加速基本图形与视频处理任务。

这一 PS 架构可同时满足高性能应用与实时控制需求

可编程逻辑(PL)资源

逻辑单元:约 504 000 个,可实现 31 500 多个 CLB(Configurable Logic Block);

DSP 切片:1 728 个 DSP48E1,支持 25×18 乘法器、预加器及 48 位累加器,峰值可达 5.3 TMAC/s;

片上存储:总计约 44.2 Mb(包含 Block RAM、UltraRAM 及分布式 RAM)

存储资源细节

Block RAM:1 728 块 18 Kb 真双端口 RAM,可配置为单端口或简单双端口模式;

UltraRAM:若干 288 Kb 双端口 UltraRAM 块,支持更大容量的低延迟存储;

分布式 RAM:LUT 内部可配置为小规模 RAM 或移位寄存器,用于高速、低延迟的局部存储。

高速串行收发器 & I/O 接口

多类型串行收发器:集成 GTH、GTY 和 PS‑GTR 三种收发器,每种按四通道一组排列,最高速率可达 32.75 Gb/s;

SelectIO™ 技术:360 条用户 I/O 支持 LVTTL、LVCMOS (1.2/1.5/1.8/2.5/3.3 V)、SSTL、HSTL 等标准,并可混合部署;

相关文章:

  • jdk node redis nginx mysql直接部署
  • 性能测试方案设计思路总结
  • ADVB发送器设计
  • api护照查验-GO国内护照查验接口-身份安全卫士
  • 操作教程|通过DataEase制作MaxKB系统数据大屏
  • 【前端】跟着maxkb学习流程图画法
  • 【含文档+PPT+源码】基于微信小程序的非遗文化黄梅戏宣传平台的设计与实现
  • 读书笔记 -- MySQL架构
  • 音视频学习 - ffmpeg 编译与调试
  • webgl入门实例-09索引缓冲区示例
  • 【华为】OSPF震荡引起CPU占用率高怎么解决?
  • SvelteKit 最新中文文档教程(21)—— 最佳实践之图片
  • Python-基于协同过滤的推荐系统详解:从经典方法到前沿技术
  • 使用mybatisPlus自带的分页方法+xml实现数据分页
  • PyTorch:学习 CIFAR-10 分类
  • 25.4.17学习总结
  • 多线程进阶知识篇(二)
  • CSDN创作四载记:我的创作纪念日随笔与感悟
  • SpringBoot整合Thymeleaf模板:构建现代化Web视图层的完整指南
  • 5G中LDPC编码之码块分段
  • 中日有关部门就日本水产品输华问题进行第三次谈判,外交部回应
  • 中俄元首今年首次面对面会谈,达成哪些新的重要共识?
  • 顾家家居:拟定增募资近20亿元,用于家居产品生产线的改造和扩建等
  • 上海“随申兑”服务平台有哪些功能?已归集800余个惠企政策
  • 轿车追尾半挂车致3死1伤,事故调查报告:司机过分依赖巡航系统
  • 数据中心业务今年预增50%,丹佛斯:中国是全球最重要的市场