当前位置: 首页 > wzjs >正文

怎么自己做视频网站登录页面设计图片

怎么自己做视频网站,登录页面设计图片,长沙建网站的公司多少钱,自动刷网站关键字排行FPGA仿真中阻塞赋值和非阻塞赋值的区别 单独仿真小模块对但将小模块加入整个工程仿真不对就有可能是没有注意到仿真中阻塞赋值和非阻塞赋值的区别 目录 前言 一、简介 二、设计实例 三、仿真实例 1、仿真用非阻塞赋值 2、仿真用阻塞赋值 总结 前言 网上很多人介绍verilo…

FPGA仿真中阻塞赋值和非阻塞赋值的区别

单独仿真小模块对但将小模块加入整个工程仿真不对就有可能是没有注意到仿真中阻塞赋值和非阻塞赋值的区别

目录

前言

一、简介

二、设计实例

三、仿真实例

1、仿真用非阻塞赋值

2、仿真用阻塞赋值

总结


前言

        网上很多人介绍verilog语法中的阻塞赋值和非阻塞赋值几乎都是基于设计module介绍的,很少从testbench仿真module介绍。笔者在仿真的时候,尤记得老师说过仿真时用=和<=没区别,但其实区别很大,如果仿真时不加以区分,单独仿真小模块对但将小模块加入整个工程仿真不对的BUG就可能是仿真用错了赋值。本文将以一个具体的实例介绍testbench中的阻塞赋值和非阻塞赋值。


提示:以下是本篇文章正文内容。

一、简介

        在FPGA设计中,Verilog HDL中的阻塞赋值(Blocking Assignment)非阻塞赋值(Non-blocking Assignment)是两种不同的赋值方式,它们的行为和用途有显著区别,直接影响电路的时序逻辑和组合逻辑的实现。

1. 阻塞赋值(=)
        语法:变量 = 表达式;

执行方式:

        立即执行,赋值语句在当前仿真时间步中按顺序执行,后面的语句必须等待该赋值完成才能继续。

        类似于软件编程中的“顺序执行”。

用途:

        主要用于组合逻辑设计(如always @(*)块)。

        不适用于时序逻辑(可能导致仿真与硬件行为不一致)。

示例:

always @(*) begina = b;  // 阻塞赋值c = a;  // c的值会立即更新为b的值
end

执行后,c直接等于b(因为a = b先完成)。

2. 非阻塞赋值(<=)
        语法:变量 <= 表达式;

执行方式:

        延迟执行,所有非阻塞赋值在当前仿真时间步结束时同时更新。

        赋值操作不会阻塞后续语句的执行。

用途:

        主要用于时序逻辑设计(如always @(posedge clk)块)。

        避免竞争条件,确保寄存器行为正确。

示例:

always @(posedge clk) begina <= b;  // 非阻塞赋值c <= a;  // c获取的是a的旧值(更新前)
end

在时钟上升沿,a和c的更新是并行的:c得到的是a的旧值(非阻塞赋值的典型特征)。

二、设计实例

        设计模块代码如下,完成的是a+b*c的一个功能,假设操作延时都只有一个CLK,所以输入a进来打拍了一次。

module a_add_bmulc(input clk,input [7:0] a,input [3:0] b,input [3:0] c,output reg [8:0] result);reg [7:0] a_delay;
always @(posedge clk)
begina_delay<=a;
endreg [7:0] mul_result;
always @(posedge clk)
beginmul_result<=b*c;
endalways @(posedge clk)
beginresult<=a_delay+mul_result;
endendmodule

三、仿真实例

1、仿真用非阻塞赋值

        仿真时笔者首先使用非阻塞赋值。

initial
begin#(PERIOD*6) a<=1;b<=2;c<=3;#(PERIOD)   a<=4;b<=5;c<=6;#(PERIOD)   a<=0;b<=0;c<=0;#(PERIOD*10)$finish;
end

仿真结果如下:

        和预期相符合,a,b,c同时输入,先计算b*c,a进来先延迟了1个时钟周期,b*c的结果相对于输入b和c也有一个时钟周期的延时,result相对于输入a,b,c有2个时钟周期的延时。

2、仿真用阻塞赋值

        接下来仿真时笔者再改为阻塞赋值。

initial
begin#(PERIOD*6) a=1;b=2;c=3;#(PERIOD)   a=4;b=5;c=6;#(PERIOD)   a=0;b=0;c=0;#(PERIOD*10)$finish;
end

仿真结果如下:

        和预期不符,a_delay直接和a相等了,并没有延迟一个时钟周期,同样的,b*c的结果也没有延迟一个时钟周期,这和电路根本对应不上,但结果result却是对的。

        本文举的例子只是作为一个小模块来说明,实际工程远大于这个模块,如果仿真时不注意区分阻塞赋值和非阻塞赋值,就很有可能产生意想不到的错误噢。结论就是仿真时也尽量使用非阻塞赋值。


总结

        以上就是今天要记录的全部内容,本文介绍了FPGA仿真中阻塞赋值和非阻塞赋值的区别。


文章转载自:

http://s1l2upeI.brrxz.cn
http://ZL46GloM.brrxz.cn
http://q2u2fyUp.brrxz.cn
http://CFNjLBKH.brrxz.cn
http://iICKipmk.brrxz.cn
http://x7xpeNTo.brrxz.cn
http://bTrWUmpW.brrxz.cn
http://r2Wf0soU.brrxz.cn
http://CGyyrUdL.brrxz.cn
http://m1ZOyrut.brrxz.cn
http://JB4NELGX.brrxz.cn
http://DmSIFO2U.brrxz.cn
http://DNsdbHua.brrxz.cn
http://hF3hbP35.brrxz.cn
http://IpWTEVA6.brrxz.cn
http://3RyrneFy.brrxz.cn
http://c7ez72xL.brrxz.cn
http://uxFu72Oo.brrxz.cn
http://cZkbuAEB.brrxz.cn
http://PaHcooBj.brrxz.cn
http://RgGbQFJt.brrxz.cn
http://kgBlBMcx.brrxz.cn
http://dpZUZfNK.brrxz.cn
http://CMzVdi5E.brrxz.cn
http://5Q1kHdnE.brrxz.cn
http://rh0iyxe4.brrxz.cn
http://ZopIzsEi.brrxz.cn
http://4WizZaPI.brrxz.cn
http://EUNyNQ28.brrxz.cn
http://uFMFZ7k9.brrxz.cn
http://www.dtcms.com/wzjs/682881.html

相关文章:

  • 自建网站平台的页面功能wordpress文件权限
  • 甘谷县建设局网站整合营销的最高阶段是
  • 网站商城前台模板免费下载做一套vi设计要多少钱
  • 中小企业网站建设新闻wordpress怎么在主题上更改
  • 做网站报价表怎么建立网站文件夹
  • 做演示的网站wordpress 条件筛选
  • 校园网站建设的目的网站制作例子
  • 坑梓网站建设价格开个捕鱼网站怎么做
  • 兰州做网站价格网站模板预览与编辑器
  • 怎么做网站301重定向网站用户权限
  • 做网站容易找工作吗网站注册页面设计
  • 网站建设犭金手指六六壹柒网站建设最重要的环节
  • 网站建设的快乐石家庄新闻综合频道在线直播回放
  • 建设银行网站为什么打不开广告传媒公司简介
  • 想学做网站要去哪里学手机视频网站建站
  • 购物网站开发背景做网站需要每年都缴费吗
  • 培训营销型网站建设wordpress喜欢按分类目录显示
  • 沈阳做网站的公司有哪些免费推广方案
  • 哪个网站可以做卖房为什么我的电脑打开了第一个网站打开第二个网站就网络出问题了?
  • 做一个网站的预算国内做外贸的平台有哪些
  • 运营一个网站的成本上海传媒公司总裁结婚
  • 网站开发 顺德wordpress 不能自定义主题
  • 小县城做婚礼网站南京网站制作公司排名前十
  • 城市建设管理网站php商务网站开发代码
  • 网站建设 天秀网络怎样做引流推广
  • 怎么建设营销型网站怎么增加网站百度收录
  • 网站建设建设哪家便宜wordpress中文客户端
  • 做简单网站需要学什么软件有哪些内容沃尔玛网上商城网址
  • 帮人家做网站难吗东莞手机网站建设怎么选
  • 外国纪录片网站机场建设物流网站的建设