当前位置: 首页 > wzjs >正文

专业的企业网站优化公司东晓南门户网站制作

专业的企业网站优化公司,东晓南门户网站制作,能挣钱的平台 正规的,如何优化网站首页代码1otp 31-67 解决 端口没连接 必须赋值; 2.PLACE 30-58 TERM PLINITCALIBZ这里有问题 在顶层输出但是没有管脚约束报错 3.ERROR: [Place 30-675] 这是时钟不匹配IBUF不在同一个时钟域,时钟不在同一个时钟域里,推荐的不建议修改 问题 原本…

1otp 31-67

解决 端口没连接 必须赋值;

 

2.PLACE 30-58  TERM  PLINITCALIBZ这里有问题 在顶层输出但是没有管脚约束报错

3.ERROR: [Place 30-675]

 这是时钟不匹配IBUF不在同一个时钟域,时钟不在同一个时钟域里,推荐的不建议修改

问题

原本的时钟是从fpga端口输出给pll,pll产生的时钟给各个模块。选的是 nobuffer,会报错并且没有进ibuff bufg

 解决:

生成两个pll,一个是给所有的模块所用到的时钟,一个是专门给migddr3的时钟。

端口的差分时钟进入IBUFDS,把差分转单端,并且进入一个BUFG,从BUFG出来的时钟作为pll锁相环的输入,同时在配置pll的时候选择global_buffer.

//+FHEADER ===============================================================================
// Copyright(c) Comlighten TECHNOLOGY Co.,LTD. All rights reserved.
// =======================================================================================
// 
// File Name     :  
// Department    : 
// Author        :  
// Author's Email:  
// 
// =======================================================================================
// PURPOSE:
//
//    
// =======================================================================================
// RELEASE HISTORY
// VERSION        DATE      AUTHOR         DESCRIPTION
//   
// 
// 
//
//-FHEADER ===============================================================================
`timescale 1 ps / 1 psmodule dcm_wrapper(
input   fpga_clk_p,
input   fpga_clk_n,
input   sys_rst   ,
output  clk_240  ,
output  clk_dac  ,
output  clk_720,
output reg  rf_init ,
output  asy_rst);wire clk40_s;
wire clk40_g;
wire clk600_lock;
wire  lock;assign asy_rst = (~lock)&(~clk600_lock);//clk_wiz_1 clk_wiz_1 (
//.clk_in1_p( fpga_clk_p ),
//.clk_in1_n( fpga_clk_n ),
//.clk_out1 ( clk_dac    ),
//.clk_out2 ( clk_240    ),
//.clk_out3 ( clk_720    ),
//.reset    ( sys_rst    ),
//.locked   ( lock       )
// );
//
//reg [31: 0] power_up_dly;
//
//always @( posedge clk_240 or posedge asy_rst ) begin
//    if( asy_rst == 1'b1 )
//        power_up_dly <= 32'd0;
//    else if( power_up_dly == 32'd80000000 )
//        power_up_dly <= power_up_dly;
//    else
//        power_up_dly <= power_up_dly + 32'd1;
//end
//
//
//
//always @( posedge clk_240 or posedge asy_rst ) begin
//    if( asy_rst == 1'b1 )
//        rf_init <= 1'b1;
//    else if( power_up_dly == 32'd80000000 )
//        rf_init <= 1'b0;
//    else;
//endIBUFDS #(
.DIFF_TERM("FALSE"),       // Differential Termination
.IBUF_LOW_PWR("TRUE"),     // Low power="TRUE", Highest performance="FALSE" 
.IOSTANDARD("DEFAULT")     // Specify the input I/O standard
) IBUFDS_inst (
.O(clk40_s),  // Buffer output
.I(fpga_clk_p),  // Diff_p buffer input (connect directly to top-level port)
.IB(fpga_clk_n) // Diff_n buffer input (connect directly to top-level port));BUFG BUFG_inst (.O(clk40_g), // 1-bit output: Clock output.I(clk40_s)  // 1-bit input: Clock input);clk_wiz_1 clk_wiz_1 (
.clk_in1  ( clk40_g    ),
.clk_out1 ( clk_dac    ),
.clk_out2 ( clk_240    ),
//.clk_out3 ( clk_720    ),
.reset    ( sys_rst    ),
.locked   ( lock       ));clk_wiz_600 instance_name(// Clock out ports.clk_out1(clk_720),     // output clk_out1// Status and control signals.reset(sys_rst), // input reset.locked(clk600_lock),       // output locked// Clock in ports.clk_in1(clk40_g));      //reg [31: 0] power_up_dly;always @( posedge clk_240 or posedge asy_rst ) beginif( asy_rst == 1'b1 )power_up_dly <= 32'd0;else if( power_up_dly == 32'd80000000 )power_up_dly <= power_up_dly;elsepower_up_dly <= power_up_dly + 32'd1;
endalways @( posedge clk_240 or posedge asy_rst ) beginif( asy_rst == 1'b1 )rf_init <= 1'b1;else if( power_up_dly == 32'd80000000 )rf_init <= 1'b0;else;
endendmodule

 选择global


文章转载自:

http://43HRuqPv.qbLbg.cn
http://FGV1b1RY.qbLbg.cn
http://fd35ftd7.qbLbg.cn
http://qPBL2prL.qbLbg.cn
http://BAG9qGWi.qbLbg.cn
http://nbbJ8xOJ.qbLbg.cn
http://ujrxE4ZR.qbLbg.cn
http://XwsvRRCN.qbLbg.cn
http://oo3MZr9a.qbLbg.cn
http://HgU2EAZA.qbLbg.cn
http://YqBI8gol.qbLbg.cn
http://xlxaLTZh.qbLbg.cn
http://TtrbLhmW.qbLbg.cn
http://wmnjrjLe.qbLbg.cn
http://oQdkXYCV.qbLbg.cn
http://1ufhg2rp.qbLbg.cn
http://9x4HWo1F.qbLbg.cn
http://NMwibM00.qbLbg.cn
http://4EWp5nxL.qbLbg.cn
http://pS936JEs.qbLbg.cn
http://jG8g6qAi.qbLbg.cn
http://VoY5MrIG.qbLbg.cn
http://3MFlG43i.qbLbg.cn
http://h3JWtDSS.qbLbg.cn
http://2A0gnY5y.qbLbg.cn
http://S1HnDNU9.qbLbg.cn
http://2IwoEvf1.qbLbg.cn
http://dLfIIPEt.qbLbg.cn
http://UaeL87Mc.qbLbg.cn
http://FB0WYKqK.qbLbg.cn
http://www.dtcms.com/wzjs/601017.html

相关文章:

  • 灯具电商网站建设方案公司名字logo免费设计
  • 建设网站空间选择京东商城网站建设教程
  • 外贸网站一站式海外推广wordpress怎样建站
  • php做的网站如何发布成都网站建设蜀美网络
  • 摄影网站首页设计wordpress 可以上传存储附件
  • 网站色哦优化8888北京出啥事了最新情况
  • 做网站要给ftp密码吗免费做网站网站有人哪些
  • 广州市做网站公司滨州网站建设铭盛信息
  • 广州市建设工程档案馆网站游戏开发工程师
  • 怎样做好邯郸网站建设中国制造网网站特色
  • 企业网站自助建网站建设开
  • 河北省省住房和城乡建设厅网站维纳斯式束腰Wordpress
  • 网站开发团队人员配置临沂seo网站管理
  • wordpress多合一班级优化大师app下载学生版
  • 九江建站公司四川个人证书查询网官网
  • 早晨网站建设网站开发与兼容模式
  • 下载网址大全到桌面做seo怎么设计网站
  • 鹤壁网站seo优化世界十大搜索引擎排名
  • 黄南北京网站建设北师大网页制作与网站建设
  • 海盐市网站建设入职中企动力一月有感
  • 网站 建设 开发 协议平面设计培训多少钱 贵吗
  • 综合网站有哪些wordpress 做导航页面
  • 男女做的那些事情的网站网站建设pc指什么
  • 专门做衣服特卖的网站系统优化大师
  • 做网站在线承包工程在哪个网站
  • 贵阳网站设计模板爱是做的电影网站
  • 网站运营团队建设重庆腊肠怎么制作
  • 有哪些营销型网站推荐商场设计案例
  • 建设银行网站可以更改个人电话linux系统服务器怎么做网站
  • 做网站建设怎么赚钱龙岩求职信息网