当前位置: 首页 > wzjs >正文

负面信息搜索引擎 网站企业信用信息公示系统广东

负面信息搜索引擎 网站,企业信用信息公示系统广东,工业园区门户网站建设方案,网站请人做要多少钱FPGA仿真中阻塞赋值和非阻塞赋值的区别 单独仿真小模块对但将小模块加入整个工程仿真不对就有可能是没有注意到仿真中阻塞赋值和非阻塞赋值的区别 目录 前言 一、简介 二、设计实例 三、仿真实例 1、仿真用非阻塞赋值 2、仿真用阻塞赋值 总结 前言 网上很多人介绍verilo…

FPGA仿真中阻塞赋值和非阻塞赋值的区别

单独仿真小模块对但将小模块加入整个工程仿真不对就有可能是没有注意到仿真中阻塞赋值和非阻塞赋值的区别

目录

前言

一、简介

二、设计实例

三、仿真实例

1、仿真用非阻塞赋值

2、仿真用阻塞赋值

总结


前言

        网上很多人介绍verilog语法中的阻塞赋值和非阻塞赋值几乎都是基于设计module介绍的,很少从testbench仿真module介绍。笔者在仿真的时候,尤记得老师说过仿真时用=和<=没区别,但其实区别很大,如果仿真时不加以区分,单独仿真小模块对但将小模块加入整个工程仿真不对的BUG就可能是仿真用错了赋值。本文将以一个具体的实例介绍testbench中的阻塞赋值和非阻塞赋值。


提示:以下是本篇文章正文内容。

一、简介

        在FPGA设计中,Verilog HDL中的阻塞赋值(Blocking Assignment)非阻塞赋值(Non-blocking Assignment)是两种不同的赋值方式,它们的行为和用途有显著区别,直接影响电路的时序逻辑和组合逻辑的实现。

1. 阻塞赋值(=)
        语法:变量 = 表达式;

执行方式:

        立即执行,赋值语句在当前仿真时间步中按顺序执行,后面的语句必须等待该赋值完成才能继续。

        类似于软件编程中的“顺序执行”。

用途:

        主要用于组合逻辑设计(如always @(*)块)。

        不适用于时序逻辑(可能导致仿真与硬件行为不一致)。

示例:

always @(*) begina = b;  // 阻塞赋值c = a;  // c的值会立即更新为b的值
end

执行后,c直接等于b(因为a = b先完成)。

2. 非阻塞赋值(<=)
        语法:变量 <= 表达式;

执行方式:

        延迟执行,所有非阻塞赋值在当前仿真时间步结束时同时更新。

        赋值操作不会阻塞后续语句的执行。

用途:

        主要用于时序逻辑设计(如always @(posedge clk)块)。

        避免竞争条件,确保寄存器行为正确。

示例:

always @(posedge clk) begina <= b;  // 非阻塞赋值c <= a;  // c获取的是a的旧值(更新前)
end

在时钟上升沿,a和c的更新是并行的:c得到的是a的旧值(非阻塞赋值的典型特征)。

二、设计实例

        设计模块代码如下,完成的是a+b*c的一个功能,假设操作延时都只有一个CLK,所以输入a进来打拍了一次。

module a_add_bmulc(input clk,input [7:0] a,input [3:0] b,input [3:0] c,output reg [8:0] result);reg [7:0] a_delay;
always @(posedge clk)
begina_delay<=a;
endreg [7:0] mul_result;
always @(posedge clk)
beginmul_result<=b*c;
endalways @(posedge clk)
beginresult<=a_delay+mul_result;
endendmodule

三、仿真实例

1、仿真用非阻塞赋值

        仿真时笔者首先使用非阻塞赋值。

initial
begin#(PERIOD*6) a<=1;b<=2;c<=3;#(PERIOD)   a<=4;b<=5;c<=6;#(PERIOD)   a<=0;b<=0;c<=0;#(PERIOD*10)$finish;
end

仿真结果如下:

        和预期相符合,a,b,c同时输入,先计算b*c,a进来先延迟了1个时钟周期,b*c的结果相对于输入b和c也有一个时钟周期的延时,result相对于输入a,b,c有2个时钟周期的延时。

2、仿真用阻塞赋值

        接下来仿真时笔者再改为阻塞赋值。

initial
begin#(PERIOD*6) a=1;b=2;c=3;#(PERIOD)   a=4;b=5;c=6;#(PERIOD)   a=0;b=0;c=0;#(PERIOD*10)$finish;
end

仿真结果如下:

        和预期不符,a_delay直接和a相等了,并没有延迟一个时钟周期,同样的,b*c的结果也没有延迟一个时钟周期,这和电路根本对应不上,但结果result却是对的。

        本文举的例子只是作为一个小模块来说明,实际工程远大于这个模块,如果仿真时不注意区分阻塞赋值和非阻塞赋值,就很有可能产生意想不到的错误噢。结论就是仿真时也尽量使用非阻塞赋值。


总结

        以上就是今天要记录的全部内容,本文介绍了FPGA仿真中阻塞赋值和非阻塞赋值的区别。

http://www.dtcms.com/wzjs/557684.html

相关文章:

  • 辽阳建设网站找哪家广州外贸网站建设公司价格
  • 嘉兴自助建站系统设计公司起名大全
  • 营业执照咋做网等网站网站大图怎么做更吸引客户
  • 网站如何做死链接提交贵州铁路投资建设网站
  • 网站字体怎么设置旅游网站建设的组织性
  • 手机网站会员中心模板移动微网站建设
  • 菜鸟怎么做网站网站建设考虑
  • 网站增值业务php mysql网站开发
  • 网站布局设计教程百度免费优化
  • h5响应式网站开发成本免费制作网页的软件有哪些
  • 工业和信息化部网站备案城厢区住房和城乡建设局网站
  • wordpress 建的网站吗乐清上班族网论坛
  • 零基础网站建设教学在哪里如何高效率的建设网站
  • 做感恩网站的图片素材做分析报表的网站
  • 2023年简短新闻三十条星沙网站优化seo
  • 国家网站备案网页设计兼职平台
  • 企业网站建设58同城广安市建设局新网站
  • 门户网站建设费用科目策划公司招聘
  • 常见网站开发的语言刷关键词怎么刷
  • 如何写代码做网站做视频素材网站
  • 网站建设策划书pptLinux网站开发设计
  • 做php网站教程视频网络营销与传统营销的区别
  • 郑州网站建设企业推荐营销型网站的运营配套不包括
  • 网站建站服务公司地址朝西村小江网站建设
  • 2019年怎么做网站凡科网站设计模板
  • 公司网站开发费用记入什么科止塑胶加工东莞网站建设技术支持
  • 医院做网站备案需要哪些资料微信小程序二维码
  • 织梦后台怎么建设网站网站开发(定制)合同 模板
  • 网站建设需求分析报告撰写揭阳东莞网站建设
  • 宁波网站建设最好东莞网站建设网