当前位置: 首页 > wzjs >正文

专业北京翻译公司电商seo优化

专业北京翻译公司,电商seo优化,上海外贸,微信营销方式FPGA同步复位、异步复位、异步复位同步释放仿真 xilinx VIVADO仿真 行为仿真 综合后功能仿真,综合后时序仿真 实现后功能仿真,实现后时序仿真 目录 前言 一、同步复位 二、异步复位 三、异步复位同步释放 总结 前言 本文将详细介绍FPGA同步复位、异…

FPGA同步复位、异步复位、异步复位同步释放仿真

xilinx VIVADO仿真

行为仿真

综合后功能仿真,综合后时序仿真

实现后功能仿真,实现后时序仿真

目录

前言

一、同步复位

二、异步复位

三、异步复位同步释放

总结


前言

        本文将详细介绍FPGA同步复位、异步复位、异步复位同步释放,并用实际的例子在VIVADO上面完成这三种复位的仿真,仿真包括行为仿真、综合后功能仿真、综合后时序仿真、实现后功能仿真、实现后时序仿真五种仿真。同时也将给出RTL、综合、实现后的电路图。仿真和电路图可以帮助我们彻底搞清楚这三种复位。


提示:以下是本篇文章正文内容,下面案例可供参考

一、同步复位

        同步复位指的是在时钟边沿(有效沿)检测到复位信号后,执行复位操作。

设计源文件和仿真源文件如下:

//*******************同步复位*******************
module	reset_research(input		clk	 ,	//时钟input		rst_n,	//复位,低电平有效input		in	 ,	//输入信号output reg	out	 	//输出信号
);always@(posedge clk)beginif(!rst_n)out <= 1'b0;		//复位将输出置零elseout <= in;			//其他时候将输入赋值给输出
end	endmodule
module tb_reset_research;parameter PERIOD  = 20;
reg   clk  = 0 ;
reg   rst_n= 1 ;
reg   in   = 1 ;
wire  out  ;    initial
beginforever #(PERIOD/2)  clk=~clk;
endreset_research  u_reset_research 
(.clk   ( clk     ),.rst_n ( rst_n   ),.in    ( in      ),.out   ( out     )
);initial
begin#25 rst_n<=0;#10 rst_n<=1;#35 rst_n<=0;#10 rst_n<=1;#20 rst_n<=0;#10 rst_n<=1;#45 rst_n<=0;#5 rst_n<=1;#100$finish;
endendmodule

RTL级电路如下:

行为仿真结果如下:

综合后的电路图如下:

综合后功能仿真

综合后时序仿真

实现后的电路图如下:

实现后功能仿真

实现后时序仿真

        由于输入的复位信号没有同步到当前时钟域下,VIVADO实现无法做时序分析。

二、异步复位

        异步复位指的是无论时钟沿是否到来,只要复位信号有效,就对系统进行复位。

设计源文件如下,仿真源文件和同步复位一样。

//*******************异步复位*******************
module	reset_research(input		clk	 ,	//时钟input		rst_n,	//复位,低电平有效input		in	 ,	//输入信号output reg	out	 	//输出信号
);always@(posedge clk or negedge rst_n)beginif(!rst_n)out <= 1'b0;		//复位将输出置零elseout <= in;			//其他时候将输入赋值给输出
end	endmodule

RTL级电路如下:

行为仿真结果如下:

综合后的电路图如下:

综合后功能仿真

综合后时序仿真

实现后的电路图如下:

实现后功能仿真

实现后时序仿真

   由于输入的复位信号没有同步到当前时钟域下,VIVADO实现无法做时序分析。

三、异步复位同步释放

        异步复位同步的根本思想,是将异步信号同步化。

设计源文件如下,仿真源文件和前两种复位的一样。

//异步复位同步释放(如果复位信号从IO进来,这样可以消除异步复位的亚稳态问题)
module	reset_research(input		clk	 ,	//时钟input		rst_n,	//复位,低电平有效input		in	 ,	//输入信号output reg	out	 	//输出信号
);reg new_rst_n_d0;
reg new_rst_n;
always @(posedge clk or negedge rst_n)
beginif(!rst_n)beginnew_rst_n_d0<=0;new_rst_n<=0;endelsebeginnew_rst_n_d0<=1;new_rst_n<=new_rst_n_d0;end
end
//使用同步后的复位信号进行异步复位
always@(posedge clk or negedge new_rst_n)beginif(!new_rst_n)out <= 1'b0;		//复位将输出置零elseout <= in;			//其他时候将输入赋值给输出
end	endmodule

RTL级电路如下:

行为仿真结果如下:

综合后的电路图如下:

综合后功能仿真

综合后时序仿真

实现后的电路图如下:

实现后功能仿真

实现后时序仿真

   由于输入的复位信号同步到了当前时钟域下,VIVADO实现可以做时序分析。


总结

        从以上结果,我们可以得出以下结论:

VIVADO的器件默认是高电平复位,验证中代码使用的低电平复位,接入到FF时会在前面加一个LUT,所以日常编程如果用到复位,高电平复位可以节约逻辑资源和布线资源,这样之后有可能提高整个系统最高可运行的时钟频率,因为资源消耗少,有可能建立时间裕量和保持时间裕量会增加。

异步复位同步释放便于软件进行时序分析,能通过软件分析结果得出时序是否收敛,其他两种复位软件无法进行时序分析,无法得知设计的电路时序是否收敛。

每一种复位中,综合实现后的功能仿真对得上,综合实现后的时序仿真也对得上,只是延时不同,但是由于时序仿真考虑了延时,所以时序仿真的结果与功能仿真的结果可能会出现偏差,如本文便出现了这种情况,当然也可能是仿真激励条件过于刁钻了。实际应用中的时序电路要确保所有信号同步于时钟边沿,对于异步信号,需要同步化,这样能提高电路的可靠性。

综上,复位会消耗资源,所以能不用复位就不用复位,如果要用复位,外部的复位信号使用的方式应该是异步复位同步释放。

http://www.dtcms.com/wzjs/345126.html

相关文章:

  • 北京教育云平台网站建设旅游seo整站优化
  • 八宝山做网站公司seo公司的选上海百首网络
  • 文创产品网站站长之家收录查询
  • 万网域名备案网站扬中网站制作
  • 钟落潭有没有做网站的关键词出价计算公式
  • 高端网站建设专业长沙sem培训
  • 重庆的汽车网站建设怎么样进行网络推广
  • 影视传媒广告公司网站模板电商培训班一般多少钱一个月
  • 网站流量真难做关键词排名点击软件工具
  • 业之峰装饰公司官网seo综合查询接口
  • 自己做网站哪种好做网站seo推广员招聘
  • 郑州网站建设 智巢seo是什么职位简称
  • 深圳网站的公司手机百度如何发布广告
  • 怎么自己做网站教程营销策略有哪些4种
  • 太仓网站建设服务海外推广服务
  • 长沙有效的可以看的网站在线客服系统
  • 网站开发建设挣钱吗北京网站外包
  • 有了域名空间怎么做网站佛山seo外包平台
  • 渭南建网站百度数据开放平台
  • 杭州五旋科技网站建设怎么样世界500强企业排名
  • 怎样做彩票投资网站谷歌搜索引擎入口2022
  • 淮安 做网站 app株洲seo优化公司
  • 做网站找景安建设官网的网站首页
  • 做网站要准备的资料b站推广链接
  • 苏州诗华洛网站建设搭建网站的步骤和顺序
  • hao123网站用什么程序做的优化培训课程
  • 北京网站制作培训机构郑州seo排名工具
  • 专业的定制型网站建设公司网站建设公司好
  • 长沙优化网站获客软件百度趋势搜索
  • 郑州三牛网站建设江苏网页定制