当前位置: 首页 > wzjs >正文

在网站建设中注意的要点什么是网站优化

在网站建设中注意的要点,什么是网站优化,做网站美工收费,怎么用个人电脑做网站请阅读【嵌入式开发学习必备专栏 】 文章目录 移位运算与乘法Verilog Codeverilog 拼接运算符({})Testbench CodeVCS 波形仿真 问题小结 移位运算与乘法 已知d为一个8位数,请在每个时钟周期分别输出该数乘1/3/7/8,并输出一个信号通知此时刻输…


请阅读【嵌入式开发学习必备专栏 】


文章目录

    • 移位运算与乘法
      • Verilog Code
      • verilog 拼接运算符({})
      • Testbench Code
      • VCS 波形仿真
    • 问题小结

移位运算与乘法

已知d为一个8位数,请在每个时钟周期分别输出该数乘1/3/7/8,并输出一个信号通知此时刻输入的d有效(d给出的信号的上升沿表示写入有效)
在这里插入图片描述
在这里插入图片描述
可以看到输入D 的波形在为6的地方比较特殊,从波形上可以看到它只持续了一个时钟周期,但是out 在乘1/3/7/8的时候都是使用这个6,而且根本没有用到d上的128,下一个信号直接是129的4次运算。所以不能根据D的实时变化来计算out的实时变化。

所以在第一个input_grant的时候需要对输入信号进行寄存,寄存持续4个时钟周期都去改变它,直到下个有效数据到的时候再去寄存。乘法操作都是针对寄存下来的值进行。

input_grant 在执行乘1运算的时候拉高,这里采用计数器的方式,在复位的时候计数器归0,一旦复位失效拉成高电平之后就开始计数,计数值为0/1/2/3, 一共是2bits的信号, 根据计数值来判断输出,其实这种方式就是一个简化后的有限状态机的方式。

Verilog Code

module multi_sel(input		        clk,input		        rstn,input[7:0]	        d,output reg	        input_grant,output reg[10:0]    out
);reg[1:0] count;
always @(posedge clk or negedge rstn) beginif (~rstn) begincount <= 2'b0;endelse begincount <= count + 1'b1;end
end// FSM methodology
reg[7:0]	d_reg;
always@(posedge clk or negedge rstn) beginif (~rstn) beginout <= 11'b0;input_grant <= 1'b0;d_reg <= 8'b0;endelse begincase(count)2'b00:beginout <= d;d_reg <= d;input_grant <= 1'b1;end2'b01:beginout <= d_reg + {d_reg, 1'b0}; // *3input_grant <= 1'b0;end2'b10:beginout <= d_reg + {d_reg, 1'b0} + {d_reg, 2'b0}; // *7input_grant <= 1'b0;end2'b11:beginout <= {d_reg, 3'b0}; // *8input_grant <= 1'b0;enddefault: beginout <= d;input_grant <= 1'b0;endendcaseend
end
endmodule

verilog 拼接运算符({})

a = 2'b10;
b = 3'b101;

则:

c = {a, b} = 5'b10101;
d = {2'b00, a} = 4'b0010;
e = {3{a}} = 6'b101010;
f = {{2{a}, b 1'b1} = 8'b10101011;

拼接乘法

a = 4'b1110;

g = {a, 1'b0} = 5'b11100; // *2

Testbench Code


module test;reg         clk;reg         rstn;reg[7:0]    d;reg         input_grant;reg[10:0]   out;multi_sel multi_sel_test(.clk(clk),.rstn(rstn),.d(d),.input_grant(input_grant),.out(out));initial begin
`ifdef DUMP_FSDB$display("Dump fsdb wave!");$fsdbDumpfile("test.fsdb");$fsdbDumpvars;
`endifendinitial beginclk = 1'b0;rstn = 1'b0;d = 8'b0;#15rstn = 1'b1;endinitial beginrepeat(200) begin#10 clk =~clk;$display("---run time ---: %d", $time);if ($time >= 1000) begin$finish;endendendinitial begind = 8'd143;#30 d = 8'd7;#50 d = 8'd6;#60 d = 8'd128;#50 d = 8'd129;#50 $finish;end
endmodule

VCS 波形仿真

在这里插入图片描述
从波形图可以看到只有当input_grant 信号为高的时候 data 数据才有效,这里的input_grant 就类似于 AXI总线上的 valid 信号,用来表示数据是否有效。

问题小结

问题1
在这里插入图片描述
systemverilog 中输出信号赋值导致的error。

问题2 rstn 信号一直为0
在这里插入图片描述
检查 rstn 是否赋值为1’b1;

http://www.dtcms.com/wzjs/54016.html

相关文章:

  • 建设公司网站源码苏州百度代理公司
  • 门户网站系统建设招标文件营销网站都有哪些
  • 南昌做网站流程搜狗输入法下载安装
  • 厦门专业做网站百度广告位价格
  • 帝国网站网站手机版怎么做站内免费推广有哪些
  • 泸州百度做网站联系云南网络营销公司
  • 化妆品公司网站源码最近国际新闻大事
  • 2016优秀网站设计海外网络推广方案
  • 国外著名的网站设计公司seo外链优化方法
  • 用.cc做网站官网可以吗开鲁网站seo不用下载
  • 中铁建设门户网登录咋进不去了南昌seo网站推广
  • 辽宁建设工程信息网登录不上去南宁seo排名优化
  • 找网站公司做网站国际军事新闻最新消息视频
  • 网站跳出率高怎么办海外seo推广公司
  • 九一果冻制品厂最新电视沧州网站推广优化
  • 手机版oaseo免费推广
  • 秦皇岛网站建设新闻热点素材
  • 自己有服务器怎么搭建网站网页百度网盘
  • 公司网站的服务器网站模板哪家好
  • 北京高端网站建设费用接广告推广
  • 长沙专业做网站公司江西省seo
  • 网站流量通道短视频营销成功案例
  • 石狮网站建设公司济南百度快照推广公司
  • b2c商城网站建设预算上海发布微信公众号
  • 做网站 服务器seo还有哪些方面的优化
  • 网站开发微信seo兼职接单平台
  • 射阳做网站的公司seo优化6个实用技巧
  • 温州建设局网站软文撰写案例
  • win7图标不显示wordpress江苏seo技术教程
  • 做网站文字编辑累吗网站怎么快速收录